發(fā)布時(shí)間:2025-12-29 18:27:47 來(lái)源:企業(yè)錄(www.falconvsmonkey.com)-公司信息發(fā)布,網(wǎng)上買賣交易門戶 作者:探索
12月29日消息,都想疊存儲(chǔ)三巨頭SK海力士、供貨給三星和美光,力士正加速開發(fā)16-Hi HBM內(nèi)存芯片,星和目標(biāo)是美光在2026年第四季度向NVIDIA供貨。
據(jù)悉,加速NVIDIA已向供應(yīng)商提出需求,層堆希望在2026年第四季度正式交付16-Hi HBM芯片,都想疊用于其頂級(jí)AI加速器。供貨給
一位行業(yè)人士表示:“繼12-Hi HBM4之后,力士英偉達(dá)又提出了16-Hi的星和供貨需求,因此我們正在制定非??焖俚拿拦忾_發(fā)時(shí)間表。性能評(píng)估最早可能在明年第三季度之前開始。加速”
16-Hi HBM技術(shù)尚未實(shí)現(xiàn)商業(yè)化,層堆其開發(fā)面臨諸多技術(shù)難題,都想疊尤其是隨著堆疊層數(shù)的增加,DRAM堆疊的復(fù)雜性呈指數(shù)級(jí)上升。
根據(jù)JEDEC標(biāo)準(zhǔn),HBM4的總厚度限制在775µm,要在這一有限空間內(nèi)塞進(jìn)16層DRAM芯片,意味著晶圓厚度必須從目前的50µm壓縮至30µm左右,而如此薄的晶圓在加工中極易損壞。
此外,粘合工藝也是競(jìng)爭(zhēng)焦點(diǎn),目前三星與美光主要采用 TC-NCF技術(shù),而SK海力士則堅(jiān)持MR-MUF工藝。
為了增加堆疊層數(shù),粘合材料的厚度必須縮減到10µm以下,如何在極致輕薄化后依然能有效散熱,是三家企業(yè)必須跨越的“大山”。
16-Hi被視為半導(dǎo)體行業(yè)的一道分水嶺,根據(jù)行業(yè)藍(lán)圖,下一代HBM5的堆疊層數(shù)也僅能達(dá)到16層,預(yù)計(jì)到2035年的HBM7才會(huì)實(shí)現(xiàn)20層和24層堆疊,而未來(lái)的HBM8也將止步于24層堆疊。
相關(guān)文章
隨便看看